这些处理器基于英特尔® 酷睿® 微架构(代号 Skylake)并采用 14 纳米制程技术上制造,性能明显高于上一代英特尔® 至强® 处理器 v4 产品家族。英特尔® 至强® 处理器家族具备多项有利于整数运算和增强安全性的新技术和新指令,以及支持分配内存带宽的新特性。
如欲了解更多有关英特尔® 至强® 可扩展处理器的主要特性和架构,请参阅技术概述文档。
主要支持特性
英特尔® 内存保护扩展(英特尔® MPX)
英特尔® 内存保护扩展(英特尔® MPX)支持查看软件应用中的缓冲区溢出,并通过检查确保计划在编译时间所做的内存引用不会在正常运行期间变成不安全操作。关于如何在 Windows® 10 中实施该特性,请参阅 如何保护应用免受缓冲区溢出攻击。使用 Linux* 环境的开发人员可参阅面向 Linux* 的英特尔® 内存保护扩展(英特尔® MPX)"以了解如何使用英特尔 MPX。
更多关于英特尔 MPX 的信息请参阅本支持指南。
英特尔® QuickAssist 技术(英特尔® QAT)
英特尔® QuickAssist 技术(英特尔® QAT) 通过将数据卸载至能够优化压缩、加密等功能的硬件,从而帮助加快完成这些任务。英特尔 QuickAssist 技术可用于:
- 批量加密:对称加密和验证,以及密码操作。
- 公共密钥加密:非对称加密、数字签名和密钥交换
- 压缩:对动态和静态数据进行无损数据压缩。
请点击此处,了解英特尔 QuickAssist 技术如何为网络功能带来优势。本篇宣传资料介绍了英特尔 QuickAssist 技术及其压缩服务,并展示了所使用的英特尔 QuickAssist 技术 API 及其执行流程,如欲详细了解该技术如何帮助加快完成压缩任务,可加以阅读。这些视频展示了使用英特尔 QuickAssist 技术所带来的性能提升,并介绍了如何查找性能问题和解决安装问题。
英特尔® 高级矢量扩展指令集 512 (英特尔® AVX-512)
英特尔® 高级矢量扩展指令集 512 (英特尔® AVX-512)是一个全新的 SIMD 指令集,运行于 512 位寄存器。这一全新指令集可显著提高某些领域的应用性能,包括科学模拟、金融分析和人工智能。英特尔 AVX-512 之所以具备这一优势,是因为它能够将 8 个双精度浮点数和 16 个单精度浮点数打包在 512 位矢量中,还可打包 8 个 64 位和 16 个 32 位整数。如欲了解这些指令的应用范围,请阅读文章了解英特尔 AVX-512 指令在实施数学函数时的用途。如欲将英特尔 AVX-512 用于譬如 C/C++ 等高级语言,请阅读文档了解所有面向英特尔 AVX-512 的内部函数。
以下示例展示了如何使用内部函数处理位数组。
更多关于英特尔 AVX-512 的详情请阅读英特尔® 架构指令集扩展编程参考。
英特尔® Omni-Path 架构(英特尔® OPA)
英特尔® Omnii-Path 架构(英特尔® OPA)可提供低延迟、低功耗和高吞吐量等优势。有关英特尔 OPA 详情,请参阅本文档。想实施英特尔 OPA 的客户可参考本篇快速入门指南。该指南列出了正常运行英特尔 OPA 集群的基本步骤。客户如欲了解更多有关安装适用于英特尔 OPA 的软件,可参考英特尔® Omni-Path 架构(英特尔® OP 架构)软件安装指南,该指南介绍了如何安装英特尔 OPA 软件,以及如何配置英特尔 OPA 机箱、交换机等。安装软件后,接下来的一步是设置和管理该架构,然后进行调试,以使其基于客户的系统高效运行。
可靠性、可用性和可服务性 (RAS)
英特尔至强处理器 v5 推出了两项新RAS特性,分别为高级检错与纠错 (AEDC) 和本地 机器校验异常 (LMCE)。
AEDC 采用剩余校验和奇偶校验保护技术增强内核执行引擎中的故障检测功能。AEDC 通过重新运行指令尝试纠正错误。如果重新运行失败,则触发严重的 MCERR。
LMCE 可完善机器校验架构 (MCA) 的恢复执行路径事件,并提高恢复几率。该特性通过让耗费线程的未纠正数据处理错误,而不是向系统中的其他线程广播严重的 MCERR 事件(将导致阻止系统恢复),以此提高恢复几率。
更多相关信息请参阅英特尔至强可扩展处理器家族全新可靠性特性文章。
注:LMCE 是一项高级 RAS 特性,仅支持四路或更高版本的系统。